湖北东晨电子有限公司
首页 | 联系方式 | 加入收藏 | 设为首页

产品展示

联系方式

联系人:邓先生
电话:027-3725412
传真:027-3725412
邮箱:service@localhost.com

当前位置:首页 >> 技术文章 >> 正文

EPLD技术的抗干扰滤波器的实现

编辑:湖北东晨电子有限公司   时间:2013/05/27   字号:
摘要:EPLD技术的抗干扰滤波器的实现
本文由可控硅电力调整器-可控硅调压器-调压模块-单相调压模块-三相调压模块-可控硅触发器-电机正反转-固态继电器-晶闸管调压器-晶闸管模块-固态调压器-电力调整器-可控硅调功器-晶闸管调功器-移相触发器-可控硅移相触发器-整流调压模块-整流模块-可控硅整流器-正反转模块-三相电机正反转-交流固态继电器-大功率固态继电器整理发布,未经本站允许,不得转载!
问题的提出
在同步串行数据传输过程中,时钟线上只要有一点小毛刺就会导致数据传输失误,从而影响系统的正常工作。传统的处理方法是在接收端并入一小电容来滤除毛刺,这种方法只能去除某一固定频率下的干扰,而在实际工作中,干扰有可能由多种干扰源混合产生,其频率可能是变化的。另外,若同步串行传输有多个接收端,则需要在每个接收线上都并上一电容,这样,多个电容并联在同一信号线上,势必导致所需的信号失真。随着现代电子技术的发展,EPLD以其编程灵活方便而日益成为现代电子设计的重要手段之一。本文介绍了一种基于EPLD的数字滤波器,它可以抑制某些低频线路上的干扰,利用此滤波器可以阻止某些频带的干扰信号通过,从而起到硬件抗干扰的作用。由于采用了EPLD技术,硬件编程方便、灵活,针对不同的干扰源的特性,可采取相应的措施来解决。
2解决方案
串行传输线在实际传输过程中容易窜入干扰,其形式一般为小毛刺或窄脉冲形式,可利用它与主信号的不同特性加以滤除。
2.1基本工作原理
消除干扰信号需两路输入信号:主信号和参考时钟信号。参考时钟信号经过分频、调整脉宽等处理,以此使主信号源产生所需的延时,再与其本身信号相比,从而滤去主信号源上的一些窄波干扰信号。滤波器的原理图如图1所示。器件可采用LATTICE公司的ispLSI1032E,参考时钟信号可采用8M晶振。
上一条:基于FPGA的信道化接收机设计 下一条:现代功率半导体模块发展